#include "DCBC_XRT.orl" START: 2007/01/23.09:56:45 {SEQ: XRT_Table_Upload_SEQ; } START: 2007/01/23.10:39:55 {SEQ: XRT_STOP_9_SEQ; } START: 2007/01/23.10:41:30 {SEQ: XRT_AR_loops_AEC_multi_ROI_offset_SEQ; } START: 2007/01/23.12:05:55 {SEQ: XRT_STOP_SEQ; } START: 2007/01/23.12:07:30 {SEQ: XRT_Synoptics_Al/Poly_Dark_and_FLD_SEQ; } START: 2007/01/23.12:15:55 {SEQ: XRT_STOP_2_SEQ; } START: 2007/01/23.12:17:30 {SEQ: XRT_AR_loops_AEC_multi_ROI_offset_2_SEQ; } START: 2007/01/23.17:59:55 {SEQ: XRT_STOP_4_SEQ; } START: 2007/01/23.18:01:30 {SEQ: XRT_Synoptics_Al/Poly_Dark_and_FLD_2_SEQ; } START: 2007/01/23.18:09:55 {SEQ: XRT_STOP_3_SEQ; } START: 2007/01/23.18:11:30 {SEQ: XRT_AR_loops_AEC_multi_ROI_offset_3_SEQ; } START: 2007/01/23.23:54:25 {SEQ: XRT_STOP_6_SEQ; } START: 2007/01/23.23:56:00 {SEQ: XRT_Synoptics_Al/Poly_Dark_and_FLD_3_SEQ; } START: 2007/01/24.00:04:25 {SEQ: XRT_STOP_5_SEQ; } START: 2007/01/24.00:06:00 {SEQ: XRT_AR_loops_AEC_multi_ROI_offset_4_SEQ; } START: 2007/01/24.06:09:25 {SEQ: XRT_STOP_8_SEQ; } START: 2007/01/24.06:11:00 {SEQ: XRT_Synoptics_Al/Poly_Dark_and_FLD_4_SEQ; } START: 2007/01/24.06:19:25 {SEQ: XRT_STOP_7_SEQ; } START: 2007/01/24.06:21:00 {SEQ: XRT_AR_loops_AEC_multi_ROI_offset_5_SEQ; } START: 2007/01/24.10:39:55 {SEQ: XRT_STOP_10_SEQ; } START: 2007/01/24.10:41:30 {SEQ: XRT_Synoptics_Al/Poly_contingency_SEQ; } DEFSEQ(OP): XRT_NOP_SEQ{ } DEFSEQ(REAL): XRT_Table_Upload_SEQ { NP_C. : "" ; NP_C. : "************ XRT START ************" ; NP_C. : "" ; CMD : MDP_XRT_CTRL_MANU ; CMD : MDP_XRT_MODE_STBY ; NP_C. : "----------- Success Verify ? OK / NG____" ; NP_C. : "" ; NP_C. : "XRT Obs. Table Upload" ; ENTRY: RAM MDP_OBS_X 291 291 ; NP_C. : "----------- Number of Commands = 51 bytes ? OK / NG _____ " ; NP_C. : "" ; CMD : MDP_DUMP_XRTTBL 00 00 00 3A D4 ; NP_C. : "----------- Comparison Check ? OK / ERR ____ " ; NP_C. : "" ; CMD : MDP_XRT_ROI_SET 01 80 80 06 06 ; NP_CMD : MDP_XRT_ROI_SET 02 24 8e 08 08 ; NP_CMD : MDP_XRT_ROI_SET 03 1c 92 06 06 ; NP_CMD : MDP_XRT_ROI_SET 04 14 96 04 04 ; NP_CMD : MDP_XRT_ROI_SET 05 80 80 08 08 ; NP_CMD : MDP_XRT_ROI_SET 06 80 80 20 20 ; NP_CMD : MDP_XRT_ROI_SET 07 80 80 08 08 ; NP_CMD : MDP_XRT_ROI_SET 08 80 80 10 10 ; NP_CMD : MDP_XRT_ROI_SET 09 80 80 0c 0c ; NP_CMD : MDP_XRT_ROI_SET 0a 80 80 08 08 ; NP_CMD : MDP_XRT_ROI_SET 0b 80 80 06 06 ; NP_CMD : MDP_XRT_ROI_SET 0c 90 88 08 08 ; NP_CMD : MDP_XRT_ROI_SET 0d 80 9e 20 08 ; NP_CMD : MDP_XRT_ROI_SET 0e 24 80 08 20 ; NP_CMD : MDP_XRT_ROI_SET 0f 80 80 06 06 ; NP_CMD : MDP_XRT_ROI_SET 10 80 80 04 04 ; NP_C. : "" ; NP_CMD : MDP_XRT_QT_PROG_SET 12 ; CMD : MDP_XRT_FL_PROG_SET 12 ; NP_CMD : MDP_XRT_ARS_DIS ; NP_CMD : MDP_XRT_FLD_DIS ; NP_CMD : MDP_XRT_FLRCTRL_DIS ; NP_C. : "---------- Success Verify ? OK / NG ____" ; NP_C. : "" ; NP_C. : "" ; C. : "All OK? Yes--> Please Proceed. / No --> Stop here." ; NP_C. : "" ; CMD : MDP_XRT_MODE_OBSV ; NP_CMD : MDP_XRT_CTRL_AUTO ; NP_C. : "---------- Success Verify ? OK / NG ____" ; NP_C. : "" ; NP_C. : "************ XRT END ***********" ; } DEFSEQ(OP): XRT_STOP_9_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_AR_loops_AEC_multi_ROI_offset_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_431_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_420_OG ; INTERVAL: 2.0 ; OG : XRT_AEC_RESET_428_OG ; INTERVAL: 2.0 ; OG : XRT_ARS_DIS_422_OG ; INTERVAL: 2.0 ; OG : XRT_FLD_DIS_445_OG ; INTERVAL: 2.0 ; OG : XRT_FLRCTRL_DIS_416_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OP): XRT_STOP_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_Synoptics_Al/Poly_Dark_and_FLD_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_411_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_413_OG ; INTERVAL: 2.0 ; OG : XRT_ARS_DIS_422_OG ; INTERVAL: 2.0 ; OG : XRT_FLD_DIS_445_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OP): XRT_STOP_2_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_AR_loops_AEC_multi_ROI_offset_2_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_431_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_420_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OP): XRT_STOP_4_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_Synoptics_Al/Poly_Dark_and_FLD_2_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_411_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_413_OG ; INTERVAL: 2.0 ; OG : XRT_ARS_DIS_422_OG ; INTERVAL: 2.0 ; OG : XRT_FLD_DIS_445_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OP): XRT_STOP_3_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_AR_loops_AEC_multi_ROI_offset_3_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_431_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_420_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OP): XRT_STOP_6_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_Synoptics_Al/Poly_Dark_and_FLD_3_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_411_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_413_OG ; INTERVAL: 2.0 ; OG : XRT_ARS_DIS_422_OG ; INTERVAL: 2.0 ; OG : XRT_FLD_DIS_445_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OP): XRT_STOP_5_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_AR_loops_AEC_multi_ROI_offset_4_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_431_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_420_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OP): XRT_STOP_8_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_Synoptics_Al/Poly_Dark_and_FLD_4_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_411_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_413_OG ; INTERVAL: 2.0 ; OG : XRT_ARS_DIS_422_OG ; INTERVAL: 2.0 ; OG : XRT_FLD_DIS_445_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OP): XRT_STOP_7_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_AR_loops_AEC_multi_ROI_offset_5_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_431_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_420_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OP): XRT_STOP_10_SEQ { OG : XRT_CTRL_MANU_400_OG ; } DEFSEQ(OP): XRT_Synoptics_Al/Poly_contingency_SEQ { OG : XRT_CTRL_MANU_400_OG ; INTERVAL: 2.0 ; OG : XRT_QT_PROG_SET_446_OG ; INTERVAL: 2.0 ; OG : XRT_FL_PROG_SET_433_OG ; INTERVAL: 2.0 ; OG : XRT_ARS_DIS_422_OG ; INTERVAL: 2.0 ; OG : XRT_FLD_DIS_445_OG ; INTERVAL: 2.0 ; OG : XRT_CTRL_AUTO_403_OG ; } DEFSEQ(OG) : XRT_CTRL_MANU_400_OG { NUMBER : 400 ; CMD : MDP_XRT_CTRL_MANU ; } DEFSEQ(OG) : XRT_QT_PROG_SET_401_OG { NUMBER : 401 ; CMD : MDP_XRT_QT_PROG_SET 02 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_402_OG { NUMBER : 402 ; CMD : MDP_XRT_FL_PROG_SET 02 ; } DEFSEQ(OG) : XRT_CTRL_AUTO_403_OG { NUMBER : 403 ; CMD : MDP_XRT_CTRL_AUTO ; } DEFSEQ(OG) : XRT_QT_PROG_SET_404_OG { NUMBER : 404 ; CMD : MDP_XRT_QT_PROG_SET 0d ; } DEFSEQ(OG) : XRT_QT_PROG_SET_405_OG { NUMBER : 405 ; CMD : MDP_XRT_QT_PROG_SET 13 ; } DEFSEQ(OG) : XRT_QT_PROG_SET_406_OG { NUMBER : 406 ; CMD : MDP_XRT_QT_PROG_SET 04 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_407_OG { NUMBER : 407 ; CMD : MDP_XRT_FL_PROG_SET 04 ; } DEFSEQ(OG) : XRT_QT_PROG_SET_408_OG { NUMBER : 408 ; CMD : MDP_XRT_QT_PROG_SET 0a ; } DEFSEQ(OG) : XRT_FL_PROG_SET_409_OG { NUMBER : 409 ; CMD : MDP_XRT_FL_PROG_SET 13 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_410_OG { NUMBER : 410 ; CMD : MDP_XRT_FL_PROG_SET 0a ; } DEFSEQ(OG) : XRT_QT_PROG_SET_411_OG { NUMBER : 411 ; CMD : MDP_XRT_QT_PROG_SET 0c ; } DEFSEQ(OG) : XRT_QT_PROG_SET_412_OG { NUMBER : 412 ; CMD : MDP_XRT_QT_PROG_SET 09 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_413_OG { NUMBER : 413 ; CMD : MDP_XRT_FL_PROG_SET 0c ; } DEFSEQ(OG) : XRT_QT_PROG_SET_414_OG { NUMBER : 414 ; CMD : MDP_XRT_QT_PROG_SET 14 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_415_OG { NUMBER : 415 ; CMD : MDP_XRT_FL_PROG_SET 14 ; } DEFSEQ(OG) : XRT_FLRCTRL_DIS_416_OG { NUMBER : 416 ; CMD : MDP_XRT_FLRCTRL_DIS ; } DEFSEQ(OG) : XRT_QT_PROG_SET_417_OG { NUMBER : 417 ; CMD : MDP_XRT_QT_PROG_SET 06 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_418_OG { NUMBER : 418 ; CMD : MDP_XRT_FL_PROG_SET 11 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_419_OG { NUMBER : 419 ; CMD : MDP_XRT_FL_PROG_SET 06 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_420_OG { NUMBER : 420 ; CMD : MDP_XRT_FL_PROG_SET 05 ; } DEFSEQ(OG) : XRT_QT_PROG_SET_421_OG { NUMBER : 421 ; CMD : MDP_XRT_QT_PROG_SET 12 ; } DEFSEQ(OG) : XRT_ARS_DIS_422_OG { NUMBER : 422 ; CMD : MDP_XRT_ARS_DIS ; } DEFSEQ(OG) : XRT_FL_PROG_SET_423_OG { NUMBER : 423 ; CMD : MDP_XRT_FL_PROG_SET 09 ; } DEFSEQ(OG) : XRT_Custom_424_OG { NUMBER : 424 ; CMD : XRT_FW1_STEP_CCW ; } DEFSEQ(OG) : XRT_FL_PROG_SET_425_OG { NUMBER : 425 ; CMD : MDP_XRT_FL_PROG_SET 01 ; } DEFSEQ(OG) : XRT_Custom_426_OG { NUMBER : 426 ; CMD : XRT_FW_1_STATUS_LSB ; } DEFSEQ(OG) : XRT_QT_PROG_SET_427_OG { NUMBER : 427 ; CMD : MDP_XRT_QT_PROG_SET 11 ; } DEFSEQ(OG) : XRT_AEC_RESET_428_OG { NUMBER : 428 ; CMD : MDP_XRT_AEC_RESET ; } DEFSEQ(OG) : XRT_FL_PROG_SET_429_OG { NUMBER : 429 ; CMD : MDP_XRT_FL_PROG_SET 12 ; } DEFSEQ(OG) : XRT_QT_PROG_SET_430_OG { NUMBER : 430 ; CMD : MDP_XRT_QT_PROG_SET 0e ; } DEFSEQ(OG) : XRT_QT_PROG_SET_431_OG { NUMBER : 431 ; CMD : MDP_XRT_QT_PROG_SET 05 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_432_OG { NUMBER : 432 ; CMD : MDP_XRT_FL_PROG_SET 0e ; } DEFSEQ(OG) : XRT_FL_PROG_SET_433_OG { NUMBER : 433 ; CMD : MDP_XRT_FL_PROG_SET 07 ; } DEFSEQ(OG) : XRT_QT_PROG_SET_434_OG { NUMBER : 434 ; CMD : MDP_XRT_QT_PROG_SET 10 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_435_OG { NUMBER : 435 ; CMD : MDP_XRT_FL_PROG_SET 10 ; } DEFSEQ(OG) : XRT_QT_PROG_SET_436_OG { NUMBER : 436 ; CMD : MDP_XRT_QT_PROG_SET 0f ; } DEFSEQ(OG) : XRT_FL_PROG_SET_437_OG { NUMBER : 437 ; CMD : MDP_XRT_FL_PROG_SET 0d ; } DEFSEQ(OG) : XRT_FL_PROG_SET_438_OG { NUMBER : 438 ; CMD : MDP_XRT_FL_PROG_SET 0f ; } DEFSEQ(OG) : XRT_QT_PROG_SET_439_OG { NUMBER : 439 ; CMD : MDP_XRT_QT_PROG_SET 03 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_440_OG { NUMBER : 440 ; CMD : MDP_XRT_FL_PROG_SET 03 ; } DEFSEQ(OG) : XRT_QT_PROG_SET_441_OG { NUMBER : 441 ; CMD : MDP_XRT_QT_PROG_SET 0b ; } DEFSEQ(OG) : XRT_STANDBY_442_OG { NUMBER : 442 ; CMD : XRT_STBY ; } DEFSEQ(OG) : XRT_Custom_443_OG { NUMBER : 443 ; CMD : XRT_FW_1_STATUS_MSB ; } DEFSEQ(OG) : XRT_QT_PROG_SET_444_OG { NUMBER : 444 ; CMD : MDP_XRT_QT_PROG_SET 08 ; } DEFSEQ(OG) : XRT_FLD_DIS_445_OG { NUMBER : 445 ; CMD : MDP_XRT_FLD_DIS ; } DEFSEQ(OG) : XRT_QT_PROG_SET_446_OG { NUMBER : 446 ; CMD : MDP_XRT_QT_PROG_SET 07 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_447_OG { NUMBER : 447 ; CMD : MDP_XRT_FL_PROG_SET 08 ; } DEFSEQ(OG) : XRT_FL_PROG_SET_448_OG { NUMBER : 448 ; CMD : MDP_XRT_FL_PROG_SET 0b ; } DEFSEQ(OG) : XRT_QT_PROG_SET_449_OG { NUMBER : 449 ; CMD : MDP_XRT_QT_PROG_SET 01 ; }